전자회로 설계 - BJT Amp 설계
페이지 정보
작성일 23-03-15 21:28
본문
Download : 전자회로 설계 - BJT Amp 설계.hwp
이런 결과를 토대로 Output impedance 를 줄이기 위해서는 Output단의 저항을 줄여야하는데 이렇게 되면 오히려 Gain은 Follower 가 Voltage divider 의 역할과 비슷하기 때문에 많이 줄어들게 될 것이다.
1. Input impedance는 1k과 거의 같으므로 제일 나중에 고려한다.
※ Dc Bias
설명
예상 했듯이 Gain 은 증폭 될 수가 없다는 것을 확인 하였다.
3. 전력을 최소화 하기위해서 BJT트랜지스터의 흐르는 전류를 최소화 할 것.
※ Common emitter에 다른 소자들을 추가 시킬 경우 Spec에 많은 차이를 나타내므로 대략적인 Spec을 조사해보자. ※ Dc Bias 좌측의 그림과 같이 Common emitter의 Base단의 전압은 대략 0.65V – 0.75V 정도를 걸어주게 되면 높은 Gain을 얻을 수 있다. C1, C2, C3 은 각 단의 트랜지스터로 빠져나가는 전류를 없애기 위해 연결 하였다.
순서
먼저 Q1과 Q2는 Common emitter 로써 2개를 연결하였는데 많은 Gain을 만들어서 Output impedance 와 Input impedance를 만족시키기 위함이다. ※ Input impedance 및 Output impedance
※ Input impedance 및 Output impedance
Emitter Follower를 이용할 목적인 Output impedance와 관련하여 살펴 보도록 하자.
Download : 전자회로 설계 - BJT Amp 설계.hwp( 57 )
위의 두 상황의 대한 그림과 그래프를 살펴보자. Output 단의 저항이 1k 일 때 Output impedance는 대략 100옴 정도이고 아웃풋 단의 저항이 500 일 때 impedance는 대략 16이였다. Q3는 Emitter Follower 로써 아웃풋 임피던스를 낮추기 위해서 설계하였다. R3, R6의 저항 값은 최대 Gain을 얻을 수 있는 저항 값이 아니므로 그만큼 Gain을 키우기 위해 2개의 Common Emitter를 사용해서 전력도 낮추고 Gain을 목표(goal) 값에 맞추었다. 그리고 Emitter Follower의 Base bais 는 Collector 가 Vcc 에 바로 연결되어 있기 때문이 굳이 Voltage divider를 이용하여 bias를 잡을 필요가 없다. 또 한 가지 고려할 점은 시뮬레이션에서 보듯이 전류가 매우 높게 흐르는 것을 볼 수 있는데 이 문제도 해결해야 한다.
전자회로 설계 - BJT Amp 설계
R3, R6의 저항 값을 많이 키웠는데 왜냐하면 Gain도 맞추고 그에 따른 전력을 최소화 시키기 위함이다.
전자회로 설계,BJT Amp 설계
좌측의 그림과 같이 Common emitter의 Base단의 전압은 대략 0.65V – 0.75V 정도를 걸어주게 되면 높은 Gain을 얻을 수 있따
※ Common emitter에 다른 소자들을 추가 시킬 경우 Spec에 많은 차이를 나타내므로 대략적인 Spec을 조사해보자.





다.
레포트 > 공학,기술계열
2. Output impedance는 Follower로 조절하되 Follower에 많이 흐르는 전류량과 Gain을 낮아지는 현상을 고려한다.
R9와 C4는 Gain에 影響을 주지 않고 Emitter Follower에 흐르는 전류를 낮추기 위하여 연결 하였다.